# 0.1 Soluzione

## 0.1.1 Dispostivo UART

L'implementazione del componente UART è stata realizatta seguendo lo schema di un generico dispositivo commerciale, dividendo dunque la logica nei seguenti blocchi (Figura 0.1):

- sezione ricevitore: implementa la logica di ricezione. Quanto un byte è ricevuto viene copiato nell'Holding Register e vi rimane fino alla completa riecezione del successivo byte. Al completamento della ricezione il segnale **RDA** viene asserito fino all'inizio di una successiva ricezione.
- sezione trasmettitore: implementa la logica di trasmissione. Il trasferimento viene abilitato asserendo il segnale TX\_ENABLE. All'inizio dell'trasferimento il segnale tx\_busy diviene attivo e vi resta fino alla fine del trasferimento. Per questione di temporizzazione è necessario che il segnale di enable del trasferimento sia un pulse in modo che ritorni automaticamente al valore basso, evitando un nuovo ciclo di trasferimento involontario. Dunque viene utilizzato il componente Level to Pulse che prende in ingresso il segnale di enable esterno e sul rising edge di quest'ultimo produce in uscita un pulse.
- modulazione del clock: componente che prende in ingresso il clock esterno e adegua i clock dei componenti interni per rispettare le velocità imposte dal protocollo.



Figure 1: Schema a blocchi componente UART

Con riferimento alla Figura 0.1, si stabilisca la seguente convezione: i segnali in grasseto rappresentano l'interfaccia del componente, quelli sulla sinistra indicano segnali di ingresso, quelli sulla desta di uscita. Alcuni sengali (clock, reset), avento multiple destinazioni, non sono collegati per pura questione di visibiltà.

#### 0.1.1.1 Sezione Trasmissione

- Shift Register con scorrimento a destra, caricamento parallelo del dato da trasmettere ed uscita seriale per la trasmissione sul canale.
- Contatore Mod 11 incrementato ad ogni bit trasmesso il cui segnale di uscita counter\_done viene utilizzato dalla control unit per verificare la fine della trasmissione.
- Macchina a stati finiti che implementa la logica di trasmissione del protocollo. Segue un grafo degli stati per descriverne il funzionamento:



Figure 2: Diagramma Stati FSM trasferimento

Il sengale di reset forza la macchina nello stato di idle.

#### 0.1.1.2 Sezione Ricezione

- Shift Register con scorrimento a destra, ingresso seriale del bit ricevuto ed uscita parallela. Si è scelto di connettere l'uscita direttamente ad un Holding Register esterno, il quale viene abilitato dalla FSM solo a ricezione completata e successivamente disabilitato per preservare il dato fino all'arrivo dei successivo
- Porte XOR per il calcolo del bit di parità e verifica integrità del frame.
- Contatore Mod 8 utilizzato all'inizio della ricezione per lo sfasamento necessario per effettuare il campionamento della linea di ingresso al centro del bit.
- Contatore Mod 16 utilizzato per il campionamento dei bit.
- Contatore Mod 10 utilizzato per tenere traccia del numero dei bit già ricevuti. Dimensionato a 10 in quanto non viene memorizzato il bit di start.
- Macchina a stati finiti che implementa la logica di ricezione del protocollo. Segue un grafo degli stati per descriverne il funzionamento:



Figure 3: FSM ricezione

Si è scelto, per questioni di temporizzazione e per fornire un modello di programmazione adeguato, aggiungendo uno stato rda\_state. Questo perchè quando il carattere è stato ricevuto completatamente si passa dallo stato get\_bit a quello check\_stop dove viene dato l'enable dell'holding register nel quale verrà copiato il dato. Dunque ci si riserva un ciclo di clock per effettuare questa operazione e alzare RDA nello stato successivo quando il dato è già stato copiato nell'holding register.

Naturalmente, il segnale di reset forza la macchina a tornare nello stato idle.

### 0.1.1.3 Modulazione del Clock

Il componente UART prende in ingresso due parametri generic che indicano il Baud Rate e la frequenza del clock che fa da base dei tempi. È stato realizzato un componete Clock Mod che rallenta la frequenza di ingresso del doppio del parametro dato in ingresso dal Generic. Il seguente componente, con parametri differenti è stato utilizzato sia per il Baud Rate sia per gestire la diversa tempificazione di ricevitore e trasmettitore a partire dalla stessa base dei tempi.

- Baud Generator: prende in ingresso la costante Baud Divide, calcolata come  $BaudDivide = \frac{freq_{in}}{BaudRate*16*2}$
- Tx clock Mod: prende in ingresso 8 per far sì che la frequenza del clock del trasmettitore sia 16 volte più lenta di quella del ricevitore.

## 0.1.2 Custom AXI IP Core

Si procede dunque alla crazione di un costum IP Core come mostrato nel precedente capitolo. Verranno instanziati due componenti:

- 1. my uart intv1: top modul dell'IP. Il segnale TX è in out all'ip mentre quello di RX in ingresso.
- 2. my\_uart\_int\_v1\_0\_S00\_AXI: si occupa dell'interfacciamento del componente UART con il bus per la logica di trasmissione da e verso il processore. Intefaccia i segnali TX e RX dal componente UART al top modul. Gestisce i la logica di interruzione della periferica

### 0.1.2.1 my uart int v1 0 S00 AXI

Segue una tabella degli indirizzi dei registri utilizzati dal componente

| Nome              | Offset | Map bit->segnali                                                   | DIR |
|-------------------|--------|--------------------------------------------------------------------|-----|
| TX_DATA           | 0      | TX_DATA[70]                                                        | W   |
| TX_ENABLE         | 4      | TX_EN[0]                                                           | W   |
| UART_STATUS_REG   | 8      | TX_BUSY[4] RDA[3] PE[2] FE[1] OE[0]                                | R   |
| RX_DATA           | 12     | RX_DATA[70]                                                        | R   |
| GLOBAL_INT_ENALBE | 16     | $\operatorname{GBL}_{-}\operatorname{INT}_{-}\operatorname{EN}[0]$ | W   |
| INT_ENABLE_MASK   | 20     | INT_MASK[10]                                                       | W   |
| PENDING_INT/ACK   | 28     | INTR_PEND[10]/ACK[10]                                              | R/W |

Table 1: Mapping indirizzi

Si omette la connessione del componente UART in quanto basilare e riassumibile tramite la Tabella 0.1.

Il componente genera il segnale di interrupt se è stato completato il trasferimento di un carattere ( $falling\ edge\ di\ TX\ BUSY$ ) oppure se ne è stata completata la ricezione ( $rising\ edge\ di\ RDA$ ).

Si mostra la porzione di codice VHDL che consente la rilevazione di una delle due condizioni.

```
--! process utilizzato per captare varizione dei segnali RDA(bit 3) e tx_busy(bit 4)
--! la sintesi da due FF in cascata
status_reg_sampling : process (S_AXI_ACLK, uart_status_reg)
begin
if (rising_edge (S_AXI_ACLK)) then
if (S_AXI_ARESETN = '0') then
```

```
last_stage <= (others => '0');
7
                current_stage <= (others => '0');
            else
9
                last_stage <= uart_status_reg(4 downto 3);</pre>
10
                current_stage <= last_stage;</pre>
11
12
            end if;
       end if;
13
       end process;
15
16
       tx_busy_falling_detect <= not last_stage(1) and current_stage(1);</pre>
                                                                                    --! detect falling
17
            edge tx_busy
       rx_rising_detect <= not current_stage(0) and last_stage(0);</pre>
                                                                                    --! detect rising
18
           edge RDA
19
     changed_bits <= (rx_rising_detect & tx_busy_falling_detect)</pre>
20
                                                    --! and con la intr_mask perchè sono interessato
              and intr_mask;
21
                   a vedere l'edge del sengale
                                                                                      --! solo se la
22
                                                                                         relativa
                                                                                         interruzione è
                                                                                          abilitata
23
       change_detected <= global_intr or_reduce(changed_bits);</pre>
                                                                                      --! Segnale che
24
           indica se è stato rilevata una variazione di tx_busy o RDA
                                                                                     --! alla quale si
25
                                                                                          è interessati
```

Siamo interessati a rilevare uno dei due edge solo se le due linee di interruzione sono abilitate (INTR\_MASK) e se sono abilitate le interruzioni globali del componente. Segue il process di gestione delle interruzioni pendendi e dell'ack. Se viene rilevata una nuova richiesta di interruzione su una delle due linee essa viene aggiunta alle precedenti pendenti. Se viene dato un ack per la specifica interruzione essa viene rimossa da quelle pendenti.

```
pending_intr_tmp <= pending_intr;</pre>
2
       --! process per la gestizione della logica di interruzione pedente
       --! e meccanismo di ack per rimuovere l'interruzione pendente
       intr_pending : process (S_AXI_ACLK, change_detected, ack_intr)
       if (rising_edge (S_AXI_ACLK)) then
           if (change detected = '1') then
                                                                                       --! se c'è
               richiesta di interruzione su una delle due line
                                                                                       --! aggiungi
               pending_intr <= pending_intr_tmp or changed_bits;</pre>
10
                   la richiesta alle interruzioni pendenti
11
           elsif (or_reduce(ack_intr)='1') then
                                                                                       --! se viene
               dato un ack
               pending_intr <= pending_intr_tmp and (not ack_intr);</pre>
                                                                                    --! rimuovi la
12
                   richiesta pendente relativa
           else
13
                                                              --! altrimenti il segnale resta al
14
         pending_intr <= pending_intr_tmp:</pre>
             suo valore corrente
1.5
           end if:
       end if;
16
       end process;
17
```

Segue il codice per la gestione dell'unico segnale di interrupt uscende dall'IP Core. Quale delle due linee interne ha generato la richiesta di interruzione alla CPU dovrà essere verificato tramite software

```
1 --! process per gestire l'unica linea di interruzione
```

```
--! in unscita dal componente
       inst_irg : process(S_AXI_ACLK,pending_intr, global_intr)
            if (rising_edge (S_AXI_ACLK)) then
6
                if ( S_AXI_ARESETN = '0' ) then
                         interrupt <= '0';</pre>
                else
                     if (or_reduce(pending_intr) = '1' and global_intr = '1') then --! Se c'è
                        almeno un interruzione pendente e globali sono abilitate
                         interrupt <= '1';</pre>
                                                                                          --! interrupt
11
                              = '1'
                     else
^{12}
                         interrupt <= '0';</pre>
                                                                                          --!
13
                             altrimenti 0
                     end if;
14
15
                end if;
            end if;
16
       end process;
17
```

Si mostra di seguito l'andamento dei segnali che gestiscono il processo di interruzione del componente. Si consideri i segnali TX e RX rispettivamente il bit 0 ed il bit 1 degli omonimi segnali.



Figure 4: Gestione interruzioni trasmissione



Figure 5: Gestione interruzioni ricezione



Figure 6: Block Design

# 0.1.3 Design

Per testare il componente si è scelto di inserire due dispositivi identici UART nel Block Design. UART\_1 sarà utilizzato esclusivamente da trasmettiore, UART\_0 da ricevitore. Per collegare i due segnali di interrutp è stato utilizzato il componente Concat.

### 0.1.4 Driver Standalone

Il driver Standalone è stato realizzato per verificare il comportamento basilare del dispositovo. Come applicativo di test si è scelto di realizzare un main che esegue cinque invii dello stesso carattere. Il corretto funzionamento può essere verificando controllando le varibaili "count" di debug e i registri della periferica. Per la stesura delle librerie di gestione delle periferiche si rimanda alla documentazione html del codice. Il primo carattere viene inviato nel main del programma, i successivi nell'ISR del trasmettitore. Si noti che, avendo due linee di interruzione con la stessa priorità attribuita dal software, il GIC per risolvere eventuali conflitti nel caso in cui le due interrupt si verifichino insieme, assegna priorità maggiore alla linea con ID più basso (parametro XPAR\_FABRIC\_UART\_X\_INTERRUPT\_INTR) . In questo caso il ricevitore (UART\_0), collegato alla linea 61 del GIC, avrà maggiore priorità. Si riporta di seguiro il main del programma.

```
#include "myuart.h"
   #include <stdio.h>
   #include <stdlib.h>
   #include "xil_io.h"
   #include "xil_exception.h"
   #include "xparameters.h"
   #include "xil_cache.h"
   #include "xil_printf.h"
   #include "xil_types.h"
   #include "xscugic.h"
10
   #include "xil_cache_l.h"
11
12
                           **** Constant Definitions *******
13
14
15
   #define INTC_DEVICE_ID
                              XPAR_SCUGIC_0_DEVICE_ID
16
   #define UARTO_BASE_ADDR
                              0x43C00000
```

```
#define UART1_BASE_ADDR
                             0x43C10000
19
   #define INT_MASK_TX
                           0x1
20
   #define INT_MASK_RX
                           0x2
21
   22
23
   void DeviceDriverHandler0();
^{24}
   void DeviceDriverHandler1();
25
   void ISR_TX(UART UARTInstance);
26
   void ISR_RX(UART UARTInstance);
27
28
   UART UARTInstance0, UARTInstance1;
29
30
   u32 pendingReg, dataReg;
31
   volatile static int count0, count1, tx_count, rx_count;
32
   XScuGic InterruptController;
33
   XScuGic_Config *GicConfig;
34
   int i=1;
35
36
37
   /**
38
39
    * @brief Effettua la configurazione e l'abilitazione del GIC.
40
41
    * @return XST_SUCCESS se la configurazione è avvenuta correttamente
42
           XST_FAILURE altrimenti
43
44
    * @note
45
46
47
   int SetupInterrupt(){
48
49
50
       int Status;
51
       //inizializzazione driver xscugic per la gestione del gic
52
       GicConfig = XScuGic_LookupConfig(INTC_DEVICE_ID);
53
       Status = XScuGic_CfgInitialize(&InterruptController,GicConfig, GicConfig->CpuBaseAddress
54
          ) ;
       if ( Status != XST_SUCCESS) return XST_FAILURE;
5.5
56
       //abilita la gestione delle eccezioni relative alla lina di interruzione in ingresso.
57
       Xil_ExceptionRegisterHandler(XIL_EXCEPTION_ID_INT,
58
           (Xil_ExceptionHandler) XScuGic_InterruptHandler, &InterruptController);
59
       Xil_ExceptionEnable();
60
61
       //Associa l'handler definito dall'utente alla linea di interruzione in ingresso al gic
62
       //relativa al componente.
63
       Status = XScuGic_Connect(&InterruptController, XPAR_FABRIC_UART_0_INTERRUPT_INTR,
64
           (Xil_ExceptionHandler)DeviceDriverHandler0, (void *)&InterruptController);
65
       if ( Status != XST_SUCCESS) return XST_FAILURE;
66
67
68
       Status = XScuGic_Connect(&InterruptController, XPAR_FABRIC_UART_1_INTERRUPT_INTR,
69
                (Xil_ExceptionHandler)DeviceDriverHandler1, (void *)&InterruptController);
70
71
           if ( Status != XST_SUCCESS) return XST_FAILURE;
72
       //Abilita la linea di interruzione del gic relativa al componente mappato
73
       XScuGic_Enable(&InterruptController, XPAR_FABRIC_UART_0_INTERRUPT_INTR);
74
       XScuGic_Enable(&InterruptController, XPAR_FABRIC_UART_1_INTERRUPT_INTR);
75
76
```

```
return Status;
77
78
79
80
81
82
    int main(void) {
83
84
      //Configurazione ed enable del Gic
85
      if(SetupInterrupt() != XST_SUCCESS)
86
        return XST_FAILURE;
87
88
      //Init della struttura dati che astrae il componente UART
89
      UART_Init(&UARTInstance0, UART0_BASE_ADDR);
90
      UART_Init(&UARTInstance1, UART1_BASE_ADDR);
91
92
93
      //Abilitazione delle interruzioni globali del componente e delle singole linee interne di
94
         interrupt
      UART_GlobalEnableInterrupt(&UARTInstance0,0x1);
95
      UART_EnableInterrupt(&UARTInstance0, INT_MASK_RX);
96
97
      UART_GlobalEnableInterrupt(&UARTInstance1,0x1);
98
      UART_EnableInterrupt(&UARTInstance1, INT_MASK_TX);
99
100
101
      //contatore utilizzato per verificare il corretto funzionamento del dispositivo.
102
      //indica il numero di volte che l'handler è stato chiamato.
103
      count0=0;
104
      count1=0;
105
106
      //invio di prova
107
      UART_SetData(&UARTInstance1,0xF);
108
      UART_Start(&UARTInstance1);
109
110
      while(i>0) {
111
        i++;
112
113
114
      return 0;
115
117
    void DeviceDriverHandler0()
118
119
120
      count0++;
121
      //vengono disabilitate le intrruzioni globali del componente
122
      UART_GlobalDisableInterrupt(&UARTInstance0,0x1);
123
      pendingReg = UART_GetPending(&UARTInstance0);
124
      printf("PENDING REG :%08x \n\n",pendingReg);
125
126
      /* avendo una sola linea di interruzione diretta verso il processore
127
        è necessario identificare quale delle due linee interne ha
128
129
        attivato la linea IRQ. Nel fare questo è necessario esplicitare uno
130
        schema di priorità interno di gestione delle interruzioini.
        In questo caso viene gestita prima l'interruzione relativa alla linea RX
131
132
133
      if((pendingReg \& 0x00000002) == 0x00000002)
134
        ISR_RX(UARTInstance0);
135
```

```
else if((pendingReg & 0x00000001) == 0x00000001){
136
        ISR_TX(UARTInstance0);
137
138
139
140
      //abilitazione interruzioni globali del componente
141
      UART_GlobalEnableInterrupt(&UARTInstance0,0x1);
142
143
144
145
    void DeviceDriverHandler1()
146
147
148
      count1++;
149
      //vengono disabilitate le intrruzioni globali del componente
150
      UART_GlobalDisableInterrupt(&UARTInstance1,0x1);
151
      pendingReg = UART_GetPending(&UARTInstance1);
152
      printf("PENDING REG :%08x \n\n", pendingReg);
153
154
      /* avendo una sola linea di interruzione diretta verso il processore
155
        è necessario identificare quale delle due linee interne ha
156
        attivato la linea IRQ. Nel fare questo è necessario esplicitare uno
157
        schema di priorità interno di gestione delle interruzioini.
158
        In questo caso viene gestita prima l'interruzione relativa alla linea RX
159
      */
160
161
      if((pendingReg \& 0x00000002) == 0x00000002)
162
        ISR_RX(UARTInstance1);
163
      else if((pendingReg & 0x00000001) == 0x00000001){
164
        ISR_TX (UARTInstance1);
165
        if(tx_count<5){
166
        UART_SetData(&UARTInstance1,0xF);
167
        UART_Start(&UARTInstance1);}
168
169
      //abilitazione interruzioni globali del componente
170
      UART_GlobalEnableInterrupt(&UARTInstance1,0x1);
171
172
173
174
    void ISR_TX(UART UARTInstance) {
175
      printf("******* ISR TX*********\n\n");
176
      tx_count++;
177
      //ACK interruzione relativa a TX
178
      UART_ACK(&UARTInstance, 0x1);
179
180
181
    void ISR_RX(UART UARTInstance) {
182
     printf("******* ISR RX*********\n\n");
183
      rx_count++;
184
      //ACK interruzione relativa a RX
185
      UART_ACK(&UARTInstance, 0x2);
186
187
```

## 0.1.5 Driver Linux

### 0.1.5.1 Driver Kernel Mode

Per una spiegazione più dettagliata della scrittura del driver sottoforma di modulo kernel si rimanda alla sezione corrispondente del precedente capitolo. Per l'astrazione del nostro device UART si è realizzata una struct, definita nel file UART.h, che contiene tutte le informazioni necessarie per la gestione del dispositivo.

```
* @brief Stuttura che astrae un device UART in kernel-mode.
    * Contiene ciò che è necessario al funzionamento del driver.
   typedef struct {
   /** Major e minor number associati al device (M: identifica il driver associato al device; m
      : utilizzato dal driver per discriminare il singolo device tra quelli a lui associati) */
7
   /** Puntatore a struttura platform_device cui l'oggetto UART si riferisce */
     struct platform_device *pdev;
   /** Stuttura per l'astrazione di un device a caratteri */
10
     struct cdev cdev;
1.1
   /** Puntatore alla struttura che rappresenta l'istanza del device */
12
     struct device* dev;
13
   /** Puntatore a struttura che rappresenta una vista alto livello del device */
14
     struct class* class;
15
   /** Interrupt-number a cui il device è connesso */
16
     uint32 t irgNumber;
17
   /** Puntatore alla regione di memoria cui il device è mappato */
18
     struct resource *mreg;
19
   /** Device Resource Structure */
20
     struct resource res;
21
   /** res.end - res.start; numero di indirizzi associati alla periferica. */
22
     uint32_t res_size;
23
   /** Indirizzo base virtuale della periferica */
24
     void __iomem *vrtl_addr;
25
   /** wait queue per la sys-call read() */
26
     wait_queue_head_t read_queue;
27
   /** wait queue per la sys-call poll()*/
28
     wait_queue_head_t poll_queue;
29
   /** wait queue per la sys-call write()*/
30
     wait_queue_head_t write_queue;
31
   /** Flag che indica, quando asserito, la possibilità di effettuale una chiamata a read*/
32
     uint32_t can_read;
33
   /** Flag che indica, quando asserito, la possibilità di effettuale una chiamata a write*/
34
     uint32_t can_write;
35
   /** Spinlock usato per garantire l'accesso in mutua esclusione alla variabile can_read*/
36
     spinlock_t slock_int;
37
   /** Spinlock usato per garantire l'accesso in mutua esclusione alla variabile can_write*/
38
     spinlock_t write_lock;
39
   /** Buffer utilizzato per contenere i caratteri da trasmettere*/
     uint8_t * buffer_tx;
41
   /** Buffer utilizzato per contenere i caratteri da ricevere*/
42
     uint8_t * buffer_rx;
43
   } UART;
44
```

Per le funzioni necessarie all'interfacciamento con il device si rimanda alla documentazione interna. Il device è stato gestito come un **character device**. Vengono analizzate nel seguito le funzionalità delle system-call offerte dal modulo:

```
/**

* @brief Struttura che specifica le funzioni che agiscono sul device

* */

* static struct file_operations GPIO_fops = {

.owner = THIS_MODULE,

.llseek = UART_llseek,

.read = UART_read,

.write = UART_write,

.poll = UART_poll,
```

```
.release = UART_open,
.release = UART_release,
.release = UART_rel
```

- owner: rappresenta puntatore al modulo che è il possessore della struttura. Ha lo scopo di evitare che il modulo venga rimosso quando una delle funzionalià fornite è in uso. Inizializzato mediante la macro THIS MODULE.
- UART llseek: sposta l'offset di lettura/scrittura sul file.
- UART\_read: utilizzata per leggere dal device. La chiamata a UART\_read potrebbe avvenire quando il device non ha dati disponibili, in questo caso il processo chiamante deve essere messo in una coda di processi sleeping in modo tale da mascherare all'esterno le dinamiche interne del device. Per far ciò viene utilizzata una variabile "can\_read". La funzione read effettua un controllo sullo stato di quest'ultima e, se rileva che non è possibile effettuare una lettura, mette il processo in sleep. L'ISR, quando il trasferimento è completo, avrà il compito di settare la variabile per poter rendere possibile la lettura e risvegliare i processi dalla coda. Per realizzare questo meccanismo sono stati utilizzati spinlock e wait queue fornite dal kernel.
- UART\_write: utilizzata per inviare dati al device. La chiamata a UART\_write potrebbe avvenire quando il device è impegnato a gestire un trasferimento ancora non terminato, in questo caso il processo chiamante deve essere messo in una coda di processi sleeping in modo tale da mascherare all'esterno le dinamiche interne del device. Per far ciò è stato realizzato un meccanismo analogo a quello per la lettura, ovvero utilizzando una variabile "can\_write". La funzione write effettua un controllo sullo stato di quest'ultima e se rileva che non è possibile effettuare una scrittura mette il processo in sleep. L'ISR, quando il trasferimento è completo, avrà il compito di settare la variabile per poter rendere possibile la scrittura e risvegliare i processi dalla coda. Per realizzare questo meccanismo sono stati utilizzati spinlock e wait queue fornite dal kernel.
- UART\_poll: utilizzata per verificare se un'operazione di lettura sul device risulti bloccante. Verifica lo stato della variabile can read e in caso sia possibile effettuare una lettura ritorna un'opportuna maschera.
- UART\_open: chiamata all'apertura del file descriptor associato al device. Se alla chiamata viene specificato il flag O\_NONBLOCK tutte le operazioni di lettura sul file descriptor aperto risulteranno essere non bloccanti.
- UART release: chiamata alla chiusura del file descriptor associato al device.

Il codice allegato è diviso in:

- UART.h/UART.c: definizione e implementazione di una struttura che astrae il nostro device UART in kernel mode. Contiene ciò che è necessario al funzionamento del driver, compreso lo spinlock per l'accesso in mutua esclusione alle variabili can read, can write e le wait queue.
- UART\_list.h/UART\_list.c : definizione e implementazione di una lista di oggetti UART. Fornisce tutte le funzioni necessarie per l'interfacciamento quali inizializzazione, cancellazione, aggiunta oggetto, ricerca.
- UART\_kernel\_main.c: rappresenta il vero e proprio modulo kernel che reimplementa le tutte funzioni necessarie all'interfacciamento.

Per compilare il modulo è sufficiente lanciare lo script "prepare\_environment.sh" (vedi capitolo 1) prima di dare il comando make. Segue il Makefile utilizzato per la compilazione:

```
obj-m += my_kernel_UART.o
my_kernel_UART-objs :=UART_kernel_main.o UART.o UART_list.o

all:
   make -C linux-xlnx/ M=$(PWD) modules

clean:
   make -C linux-xlnx/ M=$(PWD) clean
```

Una volta ottenuto il kernel object (.ko) l'ultima operazione da effettuare è quella di inserirlo mediante il comando:

```
insmod my_kernel_UART.ko
```

Per mostrare il corretto funzionamento di tutte le funzionalità implementate sono state create due user application:

- 1. user\_app.c: l'utente indica da riga di comando la stringa che vuole trasmettere tramite il device UART. Si è scelto di demandare l'onere di gestire l'invio di più caratteri all'utente che scrive l'applicazione. Vengono aperti dunque i descrittori del file associati ai due device e vengono invocate un numero di write e read pari al numero di caratteri che compongono la stringa.
- 2. poll\_user\_app.c: l'utente indica da riga di comando la stringa che vuole trasmettere tramite il device UART. Vengono aperti dunque i descrittori del file associati ai due device e viene effettuata una chiamata a poll per verificare se sia possibile o meno effettuare una lettura che non risulti bloccante. Dato che non sono state ancora effettuate trasmissioni il buffer di ricezione è ancora vuoto e la variabile can\_read indica che non è possibile effettuare una lettura. La poll dunque restituirà, dopo un timeout specificato, una maschera pari a 0 e la chiamata a read non sarà effettuata. Dopo un numero prefissato di chiamate a poll verrà effettuata una write, per cui alla successiva chiamata la maschera restituita indicherà la possibilità di effettuare una lettura non bloccante e verrà effettuata una read.

Per rimuove il modulo impartire il comando:

```
rmmod my_kernel_UART.ko
```

#### 0.1.5.2 UIO

Per una spiegazione più dettagliata della scrittura del driver userspace I/O si rimanda alla sezione corrispondente del precedente capitolo. Dopo aver aggiunto ai bootargs nel file system-top.dts il parametro "uio\_pdrv\_genirq.of\_id=genericuio" si imposta nel file pl.dtsi il campo compatible dei device UART a "generic-uio" come segue:

```
1
     amba_pl: amba_pl {
2
        #address-cells = <1>;
3
        \#size-cells = <1>;
       compatible = "simple-bus";
       ranges ;
       UART_0: UART@43c00000 {
          /\star This is a place holder node for a custom IP, user may need to update the entries \star/
          clock-names = "s00_axi_aclk";
          clocks = <&clkc 15>;
10
          compatible = "xlnx,UART-1.0";
11
          interrupt-names = "interrupt";
12
          interrupt-parent = <&intc>;
13
          interrupts = <0 29 4>;
14
          reg = \langle 0x43c00000 0x10000 \rangle;
1.5
          xlnx, s00-axi-addr-width = <0x5>;
16
          xlnx, s00-axi-data-width = <0x20>;
17
18
        };
       UART_1: UART@43c10000 {
19
          /\star This is a place holder node for a custom IP, user may need to update the entries \star/
20
          clock-names = "s00_axi_aclk";
21
          clocks = <&clkc 15>;
22
          compatible = "xlnx,UART-1.0";
23
          interrupt-names = "interrupt";
24
          interrupt-parent = <&intc>;
25
          interrupts = <0 30 4>;
26
          reg = <0x43c10000 0x10000>;
27
          xlnx, s00-axi-addr-width = <0x5>;
28
          xlnx, s00-axi-data-width = <0x20>;
29
30
        };
```

```
31 };
32 };
```

A questo punto si ricompila il device-tree generando il file .dtb e lo si sposta nella partizione di BOOT della SD Card. All'avvio del sistema operativo si potranno osservare sotto /dev i device uio0 e uio1 corrispondenti ai nostri device UART. Il driver userspace effettuerà il mapping dei device per poi mettersi in attesa di notifica di interrupt tramite chiamata a read. Segue il codice relativo al driver UIO:

```
#include <unistd.h>
   #include <stdlib.h>
   #include <stdio.h>
3
   #include <limits.h>
   #include <sys/types.h>
   #include <sys/stat.h>
   #include <fcntl.h>
   #include <sys/mman.h>
   #include <string.h>
   #include <poll.h>
10
   #include "UART_interrupt_uio.h"
1.1
12
   * @file UART_interrupt_uio.c
13
    * @brief permette la gestione della periferica UART utilizzando un driver di tipo UIO
14
15
   #define DATA_IN
                         0 // DATA TO SEND
16
   #define TX EN
                         4 // TRANSFER ENABLE (0)
17
   #define STATUS_REG
                           8
                               // OE(0) FE(1) DE(2) RDA(3) TX_BUSY(4)
18
                            12 // DATA RECEIVED
   #define RX_REG
19
   #define GLOBAL_INTR_EN 16 // GLOBAL INTERRUPT ENABLE
20
   #define INTR_EN
                            20 // LOCAL INTERRUPT ENABLE
21
   #define INTR_ACK_PEND
                           28 // PENDING/ACK REGISTER
22
23
   #define TX
24
   #define RX
                      2
25
26
   #define TIMEOUT
                        5000
27
28
29
    * @file UART interrupt uio.c
30
    * @page driver_UART_UIO
31
    * @brief funzioni per gestire la trasmissione e la ricezione dei
32
             dati utilizzando il protocollo UART
33
34
35
   int tx_count, rx_count =0;
36
   int buffer_size = 0;
37
   char * buffer_tx;
38
   char * buffer_rx;
39
   struct pollfd poll_fds [2];
40
41
42
43
    * @brief Utilizzata per scrivere un valore all'interno di un registro
44
           della periferica, specificando l'indirizzo base virtuale e
45
           l'offset del registro in cui scrivere
46
47
    * @param addr indirizzo virtuale della periferica
48
    * @param offset offset del registro a cui scrivere
49
    * @param valore da scrivere
50
51
52
53
```

```
void write_reg(void *addr, unsigned int offset, unsigned int value)
56
      *((unsigned*)(addr + offset)) = value;
57
58
    /**
59
60
     * @brief Utilizzata per leggere un valore da un registro
61
          della periferica, specificando l'indirizzo base virtuale e
62
          l'offset del registro da cui leggere
63
64
     * @param addr indirizzo virtuale della periferica
65
     * @param offset offset del registro a cui leggere
66
67
     * @return valore presente all'interno del registro
68
69
70
71
    unsigned int read_reg(void *addr, unsigned int offset)
72
73
      return *((unsigned*)(addr + offset));
75
76
77
78
     * @brief Attende l' arrivo di un interrupt utilizzando la read
79
            su un device UIO
80
81
82
      @param poll_fds struct contenente i due descrittori del file per
            i due device UART
83
      @param uart_rx_ptr indirizzo virtuale della periferica UART utilizzata
84
            in ricezione
85
               uart_tx_ptr indirizzo virtuale della periferica UART utilizzata
            in trasmissione
87
    void wait_for_interrupt(struct pollfd * poll_fds, void *uart_rx_ptr, void *uart_tx_ptr)
90
91
      int pending =0;
92
      int reenable = 1;
93
      u_int32_t pending_reg = 0;
94
95
      u_int32_t reg_sent_data = 0;
      u_int32_t reg_received_data = 0;
96
97
      int ret = poll(poll_fds, 2, TIMEOUT);
98
      if (ret > 0) {
99
100
    /** Se vi è un'interruzione sul device UIOO associato all'UART per la ricezione */
101
        if(poll_fds[0].revents && POLLIN) {
102
103
          read(poll_fds[0].fd, (void *)&pending, sizeof(int));
104
105
    /* Disabilita le interruzioni */
106
107
          write_reg(uart_rx_ptr, GLOBAL_INTR_EN, 0);
108
          pending_reg = read_reg(uart_rx_ptr, INTR_ACK_PEND);
109
110
          if((pending_reg & RX) == RX){
111
112
            printf("ISR RX detected!\n");
113
```

```
114
            if(rx_count <= buffer_size) {</pre>
115
               rx_count++;
116
               reg_received_data = read_reg(uart_rx_ptr, RX_REG);
117
               printf("ISR RX - value received: %c\n", reg_received_data);
118
119
              buffer_rx[rx_count] = reg_received_data;
120
    /* ACK ricezione */
121
            write_reg(uart_rx_ptr, INTR_ACK_PEND, RX);
122
            write_reg(uart_rx_ptr, INTR_ACK_PEND, 0);
123
    /* Riabilitazione interruzioni*/
124
            write_reg(uart_rx_ptr, GLOBAL_INTR_EN, 1);
125
126
    /\star Riabilita l'interrupt nell'interrupt controller attraverso il sottosistema UIO \star/
127
          write(poll_fds[0].fd, (void *)&reenable, sizeof(int));
128
129
130
    /** Se vi è un'interruzione sul device UIOO associato all'UART per la trasmissione */
131
        if(poll_fds[1].revents && POLLIN) {
132
133
          read(poll_fds[1].fd, (void *)&pending, sizeof(int));
134
135
    /* Disasserisce il transfer enable e disabilita le interruzioni */
136
          write_reg(uart_tx_ptr, TX_EN, 0);
137
          write_reg(uart_tx_ptr, GLOBAL_INTR_EN, 0);
138
139
          pending_reg = read_reg(uart_tx_ptr, INTR_ACK_PEND);
140
141
          if((pending_reg & TX) == TX){
142
143
            printf("ISR TX Detected\n");
144
            tx_count++;
145
146
            if(tx_count <= buffer_size) {</pre>
147
148
               reg_sent_data = read_reg(uart_tx_ptr, DATA_IN);
149
              printf("ISR TX - value sent: %c\n", reg_sent_data);
150
151
    /* ACK trasmissione*/
152
               write_reg(uart_tx_ptr, INTR_ACK_PEND, TX);
153
               write_reg(uart_tx_ptr, INTR_ACK_PEND, 0);
155
    /* Riabilitazione interruzioni*/
156
               write_reg(uart_tx_ptr, GLOBAL_INTR_EN, 1);
157
158
    /* Abilitazione del trasferimento nuovo carattere */
159
               if(tx_count != buffer_size) {
160
                 printf("ISR TX - start sending next value: %c\n", buffer_tx[tx_count]);
161
                 write_reg(uart_tx_ptr, DATA_IN, buffer_tx[tx_count]);
162
                 write_reg(uart_tx_ptr, TX_EN, 1);
163
               }
164
            }
165
166
167
168
    /\star Riabilita l'interrupt nell'interrupt controller attraverso il sottosistema UIO \star/
        write(poll_fds[1].fd, (void *)&reenable, sizeof(int));
169
170
171
172
    int main(int argc, char *argv[]){
```

```
174
      int j,i;
175
      void * uart_rx_ptr;
176
      void * uart_tx_ptr;
177
178
179
      int DIM = strlen(argv[1]);
180
      buffer_size = DIM;
      buffer_tx = malloc(sizeof(char)*DIM);
181
      buffer_rx = malloc(sizeof(char)*DIM);
182
183
      buffer_tx = argv[1];
184
185
      int rx_file_descr = open("/dev/uio0", O_RDWR);
186
      if (rx_file_descr < 1) {</pre>
187
        printf("Errore nell'accesso al device UIO.\n");
188
        return -1;
189
      }
190
191
      unsigned dimensione_pag = sysconf(_SC_PAGESIZE);
192
      uart_rx_ptr = mmap(NULL, dimensione_pag, PROT_READ|PROT_WRITE, MAP_SHARED, rx_file_descr,
193
         0);
194
      int tx_file_descr = open("/dev/uio1", O_RDWR);
195
      if (tx_file_descr < 1) {</pre>
196
        printf("Errore nell'accesso al device UIO.\n");
197
        return -1;
198
199
200
      uart_tx_ptr = mmap(NULL, dimensione_pag, PROT_READ|PROT_WRITE, MAP_SHARED, tx_file_descr,
201
          0);
202
      printf("L'utente ha chiesto di mandare la stringa: %s, di %d caratteri.\n", buffer_tx, DIM
203
         );
204
    /* Abilitazione interruzioni globali */
205
      write_reg(uart_rx_ptr, GLOBAL_INTR_EN, 1);
206
    /* Abilitazione interruzioni */
207
      write_reg(uart_rx_ptr, INTR_EN, RX);
208
209
    /* Abilitazione interruzioni globali */
210
      write_reg(uart_tx_ptr, GLOBAL_INTR_EN, 1);
211
212
    /* Abilitazione interruzioni */
      write_reg(uart_tx_ptr, INTR_EN, TX);
213
214
    /* Settaggio del primo carattere da mandare */
215
      write_reg(uart_tx_ptr, DATA_IN, buffer_tx[0]);
216
217
    /* Abilitazione del trasferimento */
^{218}
      write_reg(uart_tx_ptr, TX_EN, 1);
219
220
      poll_fds[0].fd = rx_file_descr;
221
      poll_fds[0].events = POLLIN;
222
223
224
      poll_fds[1].fd = tx_file_descr;
225
      poll_fds[1].events = POLLIN;
226
      while(tx_count < buffer_size) {</pre>
227
         printf("Waiting for interrupts.....");
228
229
        //sleep(1);
        wait_for_interrupt(poll_fds, uart_rx_ptr, uart_tx_ptr);
230
```

```
231
232
      printf("Trasmissione/Ricezione completata, valore ricevuto: ");
233
      for (i=0; i<=rx_count; i++)</pre>
234
        printf("%c",buffer_rx[i]);
235
236
      printf("\n");
237
    /* Fa l'unmap dei device UART */
238
      munmap(uart_tx_ptr, dimensione_pag);
239
      munmap(uart_rx_ptr, dimensione_pag);
240
241
      close(tx_file_descr);
242
      close(rx_file_descr);
243
      free(buffer_rx);
245
      return 0;
246
247
248
```

La prima operazione del driver è quella di aprire il file descriptor relativo ai due device uio0 e uio1. Successivamente viene calcolata la dimensione della pagina e viene effettuato il mapping dell'indirizzo virtuale tramite chiamata a mmap(). Dopo aver rispettivamente abilitato le interruzioni di ricezione e trasmissione per i due dispositivi UART, viene invocata una write\_reg sul registro DATA\_IN per inserire il primo carattere da inviare nel registro di trasmissione del dispositivo UART uio1 e successivamente viene dato il segnale di TX\_EN per abilitare il trasferimento. Iterativamente, finchè non sono stati trasmessi un numero di caratteri pari alla dimensione della stringa da trasmettere, viene effettuata una poll per mettersi in attesa di eventi interrompenti dai device. Una volta risvegliato dalla chiamata il processo si occupa della gestione dell'interruzione. La prima operazione da effettuare è controllare se l'interruzione rilevata sia relativa ad una avvenuta ricezione o trasmissione. Nel primo caso la funzione si occupa di prelevare il dato dal registro di ricezione RX\_REG e di incrementare il contatore dei caratteri ricevuti. Se sono stati ricevuti un numero di caratteri pari alla dimensione della stringa viene stampato il buffer di ricezione, dato il segnale di ACK e riabilitate le interruzione. Nel caso in cui invece l'interruzione rilevata sia legata al completamento della trasmissione di un carattere la funzione incrementa il contatore dei caratteri trasmessi e, se questo non è pari alla dimensione della stringa, setta il prossimo carattere da trasmettere nel registro DATA\_IN e asserisce il TX\_EN. dopo aver dato il segnale di ACK e riabilitato le interruzioni.